三种高速乘法器的FPGA实现及性能比较 上传者:蔡不蔡 2019-06-05 02:58:50上传 DOC文件 775.5KB 热度 41次 乘法是数字信号处理中重要的基本运算,在很大程度上影响着系统的性能。本文将介绍三种高速乘法器实现原理:阵列乘法器、华莱士(WT)乘法器、布斯华莱士树超前进位乘法器。而且通过FPGA技术实现了这三种乘法器,并对基于以上三种架构的乘法器性能进行了分析比较。 下载地址 用户评论 更多下载 下载地址 立即下载 收藏 腾讯 微博 用户评论 码姐姐匿名网友 2019-06-05 02:58:50 理论还行,但是没有代码 可惜了 码姐姐匿名网友 2019-06-05 02:58:50 主要是具体分析三种的利弊,还是很不错的。有助于写完不同的乘法器对比。 码姐姐匿名网友 2019-06-05 02:58:50 只有理论的知识,没有代码 发表评论 蔡不蔡 资源:12 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com
理论还行,但是没有代码 可惜了
主要是具体分析三种的利弊,还是很不错的。有助于写完不同的乘法器对比。
只有理论的知识,没有代码