三种高速乘法器的FPGA实现及性能比较 上传者:蔡不蔡 2019-06-05 02:58:50上传 DOC文件 775.5KB 热度 64次 乘法是数字信号处理中重要的基本运算,在很大程度上影响着系统的性能。本文将介绍三种高速乘法器实现原理:阵列乘法器、华莱士(WT)乘法器、布斯华莱士树超前进位乘法器。而且通过FPGA技术实现了这三种乘法器,并对基于以上三种架构的乘法器性能进行了分析比较。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 码姐姐匿名网友 2019-06-05 02:58:50 理论还行,但是没有代码 可惜了 码姐姐匿名网友 2019-06-05 02:58:50 主要是具体分析三种的利弊,还是很不错的。有助于写完不同的乘法器对比。 码姐姐匿名网友 2019-06-05 02:58:50 只有理论的知识,没有代码 发表评论
理论还行,但是没有代码 可惜了
主要是具体分析三种的利弊,还是很不错的。有助于写完不同的乘法器对比。
只有理论的知识,没有代码