基于VerilogHDL的SPWM全数字算法的FPGA实现 上传者:ral71595 2019-06-03 16:44:48上传 PDF文件 388.9KB 热度 51次 在详细阐述正弦脉宽调制算法的基础上,结合DDS技术,以ActelFPGA作为控制核心,通过自然采样法比较1个三角载波和3个相位差为1200的正弦波,利用VerilogHDL语言实现死区时间可调的SPWM全数字算法,并在FushionStartKit开发板上实现SPWM全数字算法。通过逻辑分析仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 码姐姐匿名网友 2019-06-03 16:44:48 SPWM有多种生成方法,这个是最近比较常用的,与FPGA结合,讲解还是比较详细的,需要基础知识。 码姐姐匿名网友 2019-06-03 16:44:48 spwm的生成有很多种 介绍的很详细 发表评论
SPWM有多种生成方法,这个是最近比较常用的,与FPGA结合,讲解还是比较详细的,需要基础知识。
spwm的生成有很多种 介绍的很详细