1. 首页
  2. 编程语言
  3. 硬件开发
  4. 基于CORDIC算法的复数除法器FPGA实现

基于CORDIC算法的复数除法器FPGA实现

上传者: 2019-05-16 06:17:47上传 PDF文件 499.75KB 热度 33次
在现代数字信号处理电路设计中,除法器有着广泛的应用。这里阐述一种复数除法器的设计思想和实现方法,引入CORDIC算法到复数的除法运算中,利用CORDIC旋转操作来代替乘、加法操作,然后采用双比特移位操作得到最终运算结果。经CORDIC旋转后数据最多只放大2位位宽,因此可以减少硬件实现中的器件迭代次数。经过FPGA验证结果表明,整个设计运算速度快、节省器件,并且计算精度高。
用户评论