1. 首页
  2. 编程语言
  3. 硬件开发
  4. 使用FPGA控制DDR实现步骤与注意细节

使用FPGA控制DDR实现步骤与注意细节

上传者: 2019-05-15 12:32:19上传 RAR文件 1.13MB 热度 54次
文档目的:通过一个例子,详细介绍如何使用CycloneIIIFPGA实现对4片DDR的控制。包含内容:1.生成DDRControlIP核的过程;2.如何参考Altera所提供的IO管脚说明文档;3.如何分配DDR的数据线;4.如何分配DDR的地址线;5.如何分配DDR的控制线;6.在综合、布线过程中所需注意的实现细节,为提高效率如何使用的辅助工具;本文档为原创,是结合一个实际的项目所编写的,对其它的项目实现具有较强的借鉴和指导意义。
用户评论
码姐姐匿名网友 2019-05-15 12:32:19

顶一下,不错

码姐姐匿名网友 2019-05-15 12:32:19

这个文档对于DDR在硬件设计上是很有帮助的,谢谢!!

码姐姐匿名网友 2019-05-15 12:32:19

步骤很详细,对于Altera FPGA使用DDR帮助很大,感谢分享

码姐姐匿名网友 2019-05-15 12:32:19

挺好的文章,顶

码姐姐匿名网友 2019-05-15 12:32:19

论文还可以,写的不错

码姐姐匿名网友 2019-05-15 12:32:19

FPGA操作DDR的,有用

码姐姐匿名网友 2019-05-15 12:32:19

东西就那样 论文有一定的参考价值

码姐姐匿名网友 2019-05-15 12:32:19

很有参考价值,但是没有程序啊。。

码姐姐匿名网友 2019-05-15 12:32:19

看看可以,但是没有程序,纯粹理论。

码姐姐匿名网友 2019-05-15 12:32:19

文档还是有参考价值的,要是有代码就更好了。