1. 首页
  2. 课程学习
  3. 专业指导
  4. 利用CPLD进行位同步提取

利用CPLD进行位同步提取

上传者: 2019-02-17 05:08:22上传 ZIP文件 244.91KB 热度 65次
使用锁相环同步的方法来实现位同步时钟信号提取,主要由过零提取、鉴相器、脉冲形成、脉冲加减控制和分频器几个部分组成。输入的非归零二进制码元经过零提取后送入鉴相器,鉴相器对过零提取后的输出码元q1的相位与位同步提取后输出信号clkout的相位进行比较,当位同步提取输出信号clkout的相位超前时输出一个减脉冲信号dec,滞后时输出一个加脉冲信号inc,然后送入脉冲加减控制器,脉冲加减控制器根据鉴相器的输出信号inc和dec来控制对输入的两路时钟脉冲信号p1和p2的打开与关闭,p1和p2是由脉冲形成器送入的两路相位差为180度、频率都是Nf的时钟信号。脉冲加减控制器输出的信号经过分频器后输出频率为f
用户评论
码姐姐匿名网友 2019-02-17 05:08:22

讲的还算清楚,没有源代码,没太大参考价值。

码姐姐匿名网友 2019-02-17 05:08:22

不是很有用的不要下了

码姐姐匿名网友 2019-02-17 05:08:22

资源简介是说明吗?与源程序多少有点出入