1. 首页
  2. 编程语言
  3. 硬件开发
  4. 3阶锁相环路接收机的设计与实现

3阶锁相环路接收机的设计与实现

上传者: 2019-01-15 08:18:25上传 PDF文件 250.75KB 热度 34次
低阶锁相环跟踪频率斜升信号时产生的稳态相差致使环路失锁,接收机无法锁定载波信号.针对这一问题提出一种具有3个零极点的3阶锁相环路,其产生零稳态相差,对含有多普勒频移的载波信号具有较好的锁定效果.给出3阶锁相环参数设计公式.使用频率预测预置锁相环中心频率使环路快速捕获信号,利用FFT及卡尔曼滤波方法提高频率预测的精度,采用FPGA实现3阶载波接收机.结果显示,3阶PLL可稳定跟踪载波信号.
用户评论