基于Verilog的有限状态机编程方式及研究
采用Verilog语言编程可以简化有限状态机设计过程,并优化硬件资源配置。本方案首先介绍了利用Verilog设计有限状态机的流程和不同方式,其次从电路的容错性、延时、面积等因素进行考量,着重对编码方式进行比较,最后根据在Modelsim SE-64 10.6d上进行的仿真实验,进一步得出不同使用环境下的最优编程方式。
下载地址
用户评论
虽然这篇论文可能需要一定的工程背景知识,但是总体来看对于任何对于有限状态机感兴趣的读者来说是实用的。
这篇论文是一篇非常不错的理论和实践相结合的研究论文。
论文用简洁、易懂的语言阐述了有限状态机的基本概念和原理。