1. 首页
  2. 存储
  3. 其他
  4. 基于FPGA的幅值、频率均可调的、高分辨率、高稳定度的信号发生器设计方案

基于FPGA的幅值、频率均可调的、高分辨率、高稳定度的信号发生器设计方案

上传者: 2024-09-25 09:08:07上传 PDF文件 501.29KB 热度 39次
针对信号发生器对输出频率精度高和幅值可调的要求,采用直接数字频率合成(DDS)技术,提出一种基于FPGA的幅值、频率均可调的、高分辨率、高稳定度的信号发生器设计方案。采用AT89S52单片机为控制器,控制FPGA产生波形的数字信号,结合双数模(D/A)转换器及低通滤波器,最终实现输出信号幅值O一5 V可调。分辨率为l0bits;频率范围l Hz~10 MHz可调,最小分辩率为1 Hz;频率稳定度优于104。信号参数可通过键盘进行设置,并在LCD上输出。由于FPGA的可编程性。易于对系统进行升级和优化。
下载地址
用户评论