使用低频时钟输入的倍频值-docker部署python爬虫项目的方法步骤
表4.13展示了使用低频时钟输入的倍频值,具体数值包括4272、4395、4578等,直到24170。要手动确定PLL0参数,需按照以下步骤:
-
确定是否需要使用USB以及是否由PLL0驱动。USB要求一个占空比为50%的48MHz时钟源,也就是说,FCCO必须是48MHz的偶数整数倍(即96MHz的整数倍),误差范围极小;
-
选择所需的处理器操作频率(FCCLK)。这取决于处理器的吞吐量要求,所支持的特定的UART波特率等。记住外设可以在较低时钟频率下运行,这个频率可以低于处理器的频率(见“时钟分频器”和“功率控制”)。找出与所需FCCLK的倍数接近的一个FCCO值,再与步骤1中USB所要求的FCCO值相比较,较低的FCCO值,处理器功耗也更低。
-
选择PLL输入频率(FIN)的值。这可从主振荡器、RTC振荡器或片内RC振荡器中选择。
如果需要进一步了解频率分频倍频的相关知识,可以访问频率分频倍频。关于频率搬移PLL的更多信息,请参考频率搬移PLL Frequency Translation PLL。如果对infineon TriCore频率调制PLL感兴趣,点击这里获取更多详情。
想知道更多关于高频率到低频率IBIS随处可见的信息?请访问高频率到低频率IBIS随处可见。芯片时钟频率也提供了详细的讨论。
在了解PLL频率合成器方面,以下资源可能对你有帮助:pll锁相环频率合成器、基于PLL技术的合成频率源设计以及采用PLL技术的合成频率源设计。
你可以更深入地了解PLL的工作原理和应用方法。你有没有想过,频率的变化竟然可以如此多样且复杂?探索这些链接,发现更多有趣的知识吧!
下载地址
用户评论