1. 首页
  2. 编程语言
  3. 硬件开发
  4. μF电容必须具有低等效串联-解决mybatis使用char类型字段查询oracle数据库时结果返回null问题

μF电容必须具有低等效串联-解决mybatis使用char类型字段查询oracle数据库时结果返回null问题

上传者: 2024-07-07 02:09:28上传 PDF文件 33.37MB 热度 6次
容应为钽珠型或陶瓷型电容。0.1 μF电容必须具有低等效串联电阻(ESR)和低等效串联电感(ESL),普通陶瓷型电容通常具有这些特性。针对内部逻辑开关引起的瞬态电流所导致的高频,该0.1 μF电容可提供低阻抗接地路径。有关正确去耦技术的更多信息,请参考教程MT-101。电源走线应尽可能宽,以提供低阻抗路径,并减小电源线路上的毛刺效应。时钟和其它快速开关的数字信号应通过数字地将其与电路板上的其它器件屏蔽开。 ADIsimPower设计文件提供了电路ADP1613部分的建议布局。该文件可从www.analog.com/CN0193-PowerDesign下载。有关本电路笔记的完整设计支持包,请参阅www.analog.com/CN0193-DesignSupport。常见变化根据系统要求,可以使用其它升压调节器代替。详细信息请参考ADIsimPower设计工具TM 。 AD5501是AD5504的单通道版本。电路评估和测试图1的电路通过对VDD施加3 V电源进行测试。这将为AD5504提供32 V电源(可在引脚14上测量),同时为AD5504提供VLOGIC电源。微控制器、DSP或FPGA用于给AD5504提供适当的数字接口信号。正常工作时,CLR应为高电平。SYNC、SCLK和SDATA应按照AD5504数据手册所述进行操作,以向AD5504的各个寄存器写入数据。向LDAC为低电平的DAC寄存器写入数据时,相应输出会立即更新。向LDAC为高电平的DAC寄存器写入数据时,DAC输出将保持其当前值,直至发送脉冲将LDAC拉低。进一步阅读CN0193 Design Support Package: http://www.analog.com/CN0193-DesignSupport ADIsimPower Design File for CN0193: http://www.analog.com/CN0193-PowerDesign Kavanagh, Ken. "Boost Supply and High-Voltage DAC Provide Tuning Signal for Antennas and Filters," Analog Dialogue, 44-12 Back Burner, December 2010. BST Capacitors: www.agilerf.com ADIsimPower™ Design Tool, Analog Devices. MT-031 Tutorial, Grounding Data Converters and Solving the Mystery of "AGND" and "DGND," Analog Devices. MT-101 Tutorial, Decoupling Techniques, Analog Devices.数据手册和评估板AD5504 Data Sheet ADP1613 Data Sheet AD5504 Evaluation Board ADP1613 Evaluation Board修订历史1/11—Revision 0: Initial Version
用户评论