基于LabVIEW开发的八位加法器电路实现方法详解
加法器作为计算机电路中的基本单元,能够实现对两个二进制数的相加运算。而八位加法器则可实现对两个8位二进制数的相加,其结果为一个8位二进制数,对应着三位十进制数范围为00000至111110。为了输入合法的加数,我们首先需要进行十进制数到二进制数的转换。于是我们借助二-十进制编码器(例如74LS147芯片)来实现这一转换。由于一个二-十进制编码器能够将一位十进制数转换成四位的8421BCD码,所以对于一位十进制数我们需要使用一个二-十进制编码器,对于三位十进制数则需要使用六个二-十进制编码器。通过对十二位的8421BCD码进行相加运算,我们就能得到两个三位十进制数的相加结果。这样,实现两个三位十进制数的相加运算也就等于实现了两个十二位8421BCD码的相加运算。
下载地址
用户评论