1. 首页
  2. 课程学习
  3. 嵌入式
  4. Xilinx FPGA Pynq/Zedboard加速YOLOv2算法演示

Xilinx FPGA Pynq/Zedboard加速YOLOv2算法演示

上传者: 2023-07-15 04:59:39上传 ZIP文件 38.53MB 热度 16次

基于针对YOLOv2网络的分析,发现除了路由层以外的大多数层都是串行处理的。而通过预先设置一个特定的地址,可以实现路由层的优化。针对加速器的需求,我们需要按照顺序与内存进行交互,即读取内存数据、处理数据,然后写回内存数据。由于输入和输出数据量巨大,为了重用数据和减少内存访问次数,我们采用了循环平铺技术,将卷积循环R、C、M、N平铺到Tr、Tc、Tm、Tn[8]。详细说明和相关论文参考可在文件中找到。

用户评论