vhdl语言教程下载
第1章 绪论
1.1 关于EDA
1.2 关于VHDL
1.3 关于自顶向下的系统设计方法
1.4 关于应用 VHDL的 EDA过程
1.5 关于在系统编程技术
1.6 关于FPGA/CPLD的优势
1.7 关于VHDL的学习
第2章 VHDL入门
2.1 用VHDL设计多路选择器和锁存器
2.2 用VHDL设计全加器
第3章 VHDL程序结构
3.1 实体(ENTITY)
3.2 结构体(ARCHryECTURE)
3.3 块语句结构(BLOCK)
3.4 进程(PROCESS)
3.5 子程序(SUBPROGRAM)
3.5.1 函数(FUNCTION)
3.5.2 重载函数( OVERLOADED FUNCTION)
第1章 绪论
第2章 VHDL入门
第3章 VHDL程序结构
第4章 VHDL语言要素
第5章 VHDL顺序语句
第6章 VHDL并行语句
第7章 VHDL的描述风格
第8章 仿真
第9章 综合
第10章 基本数字电路VHDL描述
第11章 专用芯片的VHDL设计
第12章 VHDL设计平台使用向导
第13章 VHDL设计实践与实验
第14章 VHDL综合设计实例
第13章 VHDL设计实践与实验
13.1 7段cLED译码显示电路设计
13.2 8位加法器设计
13.3 8位乘法器
13.4 序列检测器设计
13.5 正负脉宽数控调制信号发生器设计
13.6 模可变16位加法计数器
13.7 “梁祝”乐曲演奏电路设计
13.8 数字频率计设计
13.9 秒表设计
10 V9A显示器彩条信号发生器设计
13.11 A/D采样控制器设计
13.12 D/A接口电路与波形发生器设计
13.13 MCS-51单片机与cFPGAICPLD接口逻辑设计
13.13.1 总线方式
13.2 独立方式13.14 PS/2键盘接口逻辑设计
第14章 VHDL综合设计实例
1 多功能等精度频率计测频原理
1.2 测频专用模块工作原理和设计
1.3 频率计功能模块的VHDL描述.
1.4 测频主系统实现
1.5 专用模块测试控制信号说明光栅位移测试系统 光栅测量原理简介 传感器接口电设计
2.3 测试系统cVHDL设计
2.4 测试系统特点与改进方法
3 电火花成型伺服电机控制系统
3.1 系统工作原理
3.2 控制逻辑VHDL设计
附录1 EDA教学实验系统原理与使用介绍
附录2 实验电路结构图cNO.0~NO.B和cNO.5A/5R/
附录3 GW48系统结构图信号名与芯片引脚对照表
附录4 常用FPGA/CPLD芯片基本特征和引脚图
主要参考文献