创造高密度的VoIP处理器
电源技术创造高密度的VoIP处理器任何高密度VoIP平台的关键需求之一,是它必须在低功耗和有限使用面积下,尽可能提供最多的通道。对于信道数目超过1,000个的电信等级产品,其核心基本建构方块会为DSP引擎执行PCM或LBR语音编码,这些芯片也是机柜内重复性最高的零件。除此之外,由于每颗组件必须同时处理数百个语音编码信道,使得用于存放数据和程序内存需求就变得极为庞大,平均每颗组件高达24-50MBits,使得内存成为占用硅晶粒面积的主要零件;一个高密度平台拥有高达50-100颗这类组件,对其内存配置方式和架构有所改善,整体解决方案就会获得非常可观的回报。VoIP处理器的发展最好是以DSP模块为基础,这样才会得到最高效能。典型的模块包含中央处理器核心、内存系统组件以及DMA系统界面,其中内存系统组件可能是内存和快取控制器;由于核心通常会提供多种内存组态供设计人员选择,因此内存架构将对VoIP系统造成重大影响。传统上,DSP核心的MHz效能改善速度会远超过内存速度,绝大多数的半导体制造商则会利用同样制程技术提供多种类型的记忆位晶胞(memorybitcells),例如厂商会提供高密度记忆位晶胞,它们的泄漏功耗(leakage power)较小,但必须在较低速度下工作,高速记忆位晶胞的工作速度则能达到或超过处理器频率频率。此外,内存设计人员也试图发展最佳化的内存架构,让内存速度能跟上中央处理器的工作速度,下图即是Harvard架构所实作的单阶层和两阶层内存系统。[pic] 单阶层和两阶层内存
下载地址
用户评论