1. 首页
  2. 课程学习
  3. 嵌入式
  4. 【技术文章】测试高速ADC的模拟输入相位不平衡

【技术文章】测试高速ADC的模拟输入相位不平衡

上传者: 2022-10-31 07:46:51上传 PDF文件 638.46 KB 热度 16次

作者:Rob Reeder相位不平衡反映高速模数转换器对偶次阶失真的抑制程度,了解这一参数有助于了解模拟输入网络设计中的权衡因素。使用高速ADC(模数转换器)进行产品开发时,或者评估这些器件以便用于设计时,必须注意ADC的输出谐波。ADC通常使用差分输入,使共模噪声和失真降至最低,但只有在平衡和对称的情况下,这些输入才能发挥最大效用。可以使用一个由两个RF信号发生器和一个振荡器组成的测试系统,来测量差分不平衡对ADC输入的影响。当ADC的差分模拟输入由于驱动错相而变得不平衡时,器件输出中的偶次阶失真会提高。下面说明如何测量高速ADC的谐波性能,以便了解差分不平衡的影响。测试设置测试设置(图1)使用两个RF信号发生器驱动2MHz至300MHz频率范围的ADC模拟输入。必须使信号发生器的参考频率彼此锁定,这样有助于限制相位随时间变化而发生的非预期漂移。每个信号发生器的输出均通过一个低通滤波器,低通滤波器连电缆应为同一类型并且长度相同。从信号发生器到分路器的电测试高速ADC的模拟输缆长度必须相同,这点很容易明白。分路器之后的电缆长度(连接到ADC和示波器)容易忽略,也需要相同的长度以保护测量入相位不平衡结果。如果评估板上具有从连接点到ADC引脚的走线,则从分路器到示波器也必须复制相同长度的走线。因此,考虑到走线作者:Rob Reeder差异,从分路器到示波器的电缆长度可能需要略有不同。同等信号路径可确保您在示波器上查看的信号能够准确代表ADC相位不平衡反映高速模数转换器对偶次阶失真的抑制程度,了模拟输入引脚上的信号。解这一参数有助于了解模拟输入网络设计中的权衡因素。

用户评论