MT-026:ADC架构VII:计数ADC
计数ADC虽然不太适合高速应用,但却是高分辨率低频应用的理想之选,特别是结合使用双斜式积分、三斜式积分、四斜式积分等技术时。MT-026指南ADC架构VII:计数ADC作者:WaltKester和JamesBryant简介计数ADC虽然不太适合高速应用,但却是高分辨率低频应用的理想之选,特别是结合使用双斜式积分、三斜式积分、四斜式积分等技术时。A.H.REEVES的5位计数ADC计数ADC起源于1930年代末的早期实验性脉冲码调制(PCM)系统。A.H.Reeves在其内容全面的1939年PCM专利档案(参考文献1)中描述了第一款适合PCM应用的ADC,图1是该ADC的简化框图。早期用于PCM的ADC通常具有5到7位分辨率,采样速率为6kSPS到10kSPS。非常有趣的是,Reeves的ADC是基于一种计数技术,原因很可能是他对计数器具有浓厚的兴趣――就在几年前,Eccles-Jordan双稳态多谐振荡器刚刚问世。然而,在后来的PCM应用中,其它架构的使用更为广泛,如Flash型(指南MT-020)、逐次逼近型(指南MT-021)、分级和流水线型(指南MT-024)、每级一位型(指南MT-025)等。VOICEINPUTPULSEWIDTH
用户评论