1. 首页
  2. 课程学习
  3. 嵌入式
  4. 如何为高性能模拟-数字转换器设计变压器耦合型前端

如何为高性能模拟-数字转换器设计变压器耦合型前端

上传者: 2022-09-21 05:54:53上传 PDF文件 426.11 KB 热度 7次

采用高输入频率(IF)的高速模拟-数字变换器(ADC)的系统,其设计一直被证明是一项具有挑战性的任务。而变压器的采用则使得这一任务变得更为困难,因为变压器存在固有的非线性,这些非线性特性会造成性能难以达到标准。本文就高速分级比较(sub-ranging)ADC采用变压器耦合前端设计时应该注意的问题进行了分类说明。如何为高性能模拟-3次谐波)却会上升。变压器参数数字转换器设计变压器变压器可以被简单地视为一种带通滤波器。耦合型前端插入损耗,表示变压器在特定的频率上的损耗量,是一个变压器的数据表中最为常见的量度指标参数,但它不应该成为设计作者:RobReeder,SalinaDowning中唯一考虑的指标。回波损耗是指变压器的次级端接时其原级一侧所看到的变压前言器。例如,理想的1:2阻抗变换器在次级端接有100阻抗时,采用高输入频率(IF)的高速模拟-数字变换器(ADC)的系在原级所反映出来的阻抗为50。不过,这并不总是成立,因统,其设计一直被证明是一项具有挑战性的任务。而变压器的为原边所反映出的阻抗将随着频率的变化而变化。随着阻抗比采用则使得这一任务变得更为困难,因为变压器存在固有的非的增加,回波损耗也会发生相应的变化。线性,这些非线性特性

用户评论