ADC低电压高增益运算放大器VLSI设计 上传者:germ3500 2022-09-03 01:42:31上传 ZIP文件 316.10 KB 热度 41次 结合模/数转换器工作原理和VLSI设计方法,分析和设计了一种应用于ADC的高增益运算放大器。由于套筒式共源共栅结构电路具有增益高、功耗低、频率特性好的优点,故采用套筒式共源共栅结构来完成高增益放大器的设计。在1.8 V电源电压下,运算放大器采用Chartered 0.18 ?滋m CMOS工艺模型进行Cadence仿真。结果表明,该放大器的增益、带宽、相位裕度、功耗等均能达到设计要求。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论