基于USB的CRC算法及其VHDL实现
摘要 : 差 错 控 制 是 数 据 通 信 中 常 用 的 传 输 错 误 检 测 措 施 。 接 收 端 通 过 对 接 收 到 的 数 据 进 行 循 环 冗 余 校 验 (CRC), 就 可 以 检 测出 数 据 包 在 传 输 过 程 中 是 否 发 生 损 坏 。本 文 详 细 介 绍 CRC 的 基 本 原 理 、 USB 协 议 中 的 CRC 算 法 及 其 VHDL 实 现 。与 传 统 的软 件 编 程 实 现 相 比 , 采 用 VHDL 实 现 具 有 更 高 速 度 和 可 靠 性 , 而 且 可 以 很 方 便 地 嵌 入 到 应 用 系 统 中 , 具 有
用户评论