FPGA的多路可控脉冲延迟系统 上传者:u61984 2021-04-07 03:35:27上传 PDF文件 178.53KB 热度 27次 采用数字方法和模拟方法设计了一种最大分辨率为0.15ns级的多路脉冲延迟系统,可以实现对连续脉冲信号的高分辨率可控延迟;采用FlashFPGA克服了现有SRAMFPGA系统掉电后程序丢失的缺点,提高了系统反应速度.本系统适用于需要将输入脉冲信号进行精确延迟来产生测试或控制用的连续脉冲信号场合,具有很强的适用性. 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论