高速电路去耦和旁路特性
什么是去耦和旁路?去耦和旁路可以防止能量从一个电路传播到另一个电路上去,进而提高电源分配系统的质量。 回顾前面章节的介绍,可知数字逻辑电路通常涉及两个可能的状态,“0”和“I”(参考图3-1所示数字信号电平模型)。设置和检查这两个状态是通过元件内部的开关来实现的,它确定了该器件是否在逻辑“低”或逻辑“高”。这些逻辑元件确定某一状态需要一定的时间间隔。为了保证状态被稳定地读取,第3章引入了建立时间裕量和保持时间裕量,这两个量防止了误触发,确保了信号的完整性。 但是,光有充足的保持时间是不够的,结合第2章电磁兼容的相关知识,可以知道电路周围,信号中存在着大量的电磁干扰和高频辐射。如果增
用户评论