1. 首页
  2. 移动开发
  3. 其他
  4. 基于校验矩阵优化扩展的码率兼容LDPC码设计

基于校验矩阵优化扩展的码率兼容LDPC码设计

上传者: 2021-04-03 01:47:31上传 PDF文件 322KB 热度 13次
为了提高低密度校验(low density parity check,LDPC)码的打孔性能,提出一种基于校验矩阵优化扩展的码率兼容LDPC码设计方法。从码率兼容码的度分布约束关系出发,提出母码的度分布优化算法。在此基础上,结合打孔变量点的译码恢复规则,构造适合打孔的LDPC码校验矩阵。采用贪婪搜索算法逐级最大化不同类型的打孔变量点数目,提高码率兼容系列子码的误码性能。仿真结果表明,与编码高效的码率兼容LDPC码相比,所提方法生成的码率兼容子码误码性能有较大改善,特别是当码率大于0.8时,编码增益提高约0.7~0.8dB。
用户评论