基于SOPC的SPWM发生器IP核的设计。 上传者:weixin_84651 2021-03-28 18:13:38上传 PDF文件 255.76KB 热度 21次 设计了基于S O PC的SPWM波形电路。 在Quartus II 9. 0环境中,使用Verilog HDL和模块设计方法完成了设计。 所选择的FPGA模型是EP 2 C 35F 672 C 6在Cyclone系列。 据正弦波PWM的不规则采样的原则,使用实-时间上重叠正弦波和三角波,周期性调节SPWM波得以实现。 仿真结果表明,SPWM发生器IP内核可以嵌入到专用处理器中,并实现SPWM组件的驱动。 下载地址 用户评论 更多下载 下载地址 立即下载 收藏 腾讯 微博 用户评论 发表评论 weixin_84651 资源:452 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com