1. 首页
  2. 数据库
  3. 其它
  4. 优化FPGA功耗的设计和实现

优化FPGA功耗的设计和实现

上传者: 2021-02-28 07:07:33上传 PDF文件 380.6KB 热度 23次
为设计寻找“完美”FPGA 的重要性日渐升级,其中功耗已成为主要考虑因素。功耗管理在大部分应用中都非常关键。某些标准已为单卡或者单个系统设定了功耗上限。鉴于此,设计人员必须在设计过程中更早地对功耗问题加以考虑,一般来说应该从选择 FPGA 开始。减少 FPGA 的功耗可以降低供电电压,简化电源设计和散热管理,降低对电源分配面的要求,从而简化电路板设计。低功耗还可以延长电池寿命,提高系统的可靠性(运行温度较低的系统寿命更长)。功耗挑战伴随每一代工艺技术的问世,晶体管的尺寸可依照摩尔定律不断缩小。但这种现象也会带来副作用,即每个晶体管内的漏电流会增大,进而导致静态功耗增大(未工作状态下 FPGA
用户评论