1. 首页
  2. 数据库
  3. 其它
  4. 高可靠性SRAM中缩短汉明码EDAC电路的失效分析

高可靠性SRAM中缩短汉明码EDAC电路的失效分析

上传者: 2021-01-31 09:23:13上传 PDF文件 3.23MB 热度 6次
缩短汉明码及其改进码字被广泛使用在宇航级高可靠性存储器的差错检测与纠正电路中。作为一种成熟的纠正单个错误编码,其单字节内多位翻转导致缩短汉明码失效的研究却很少。这篇文章分析了单字节多位翻转导致缩短汉明码失效的情况,分析了各种可能的错误输出模式,并从理论上给出了其概率计算公式。采用Matlab软件进行的计算机模拟试验表明,理论结果与试验结果基本相符。这篇文章最后分析了ISSI公司在其抗辐射SRAM设计中采用的一种将较长信息位分成相等两部分,分别采用缩短汉明码进行编译码的方案。分析表明,这种编译码方案可以降低失效状态下输出3 bit翻转的概率。
下载地址
用户评论