1. 首页
  2. 数据库
  3. 其它
  4. EDA/PLD中的基于PC机与CPLD通信问题的研究

EDA/PLD中的基于PC机与CPLD通信问题的研究

上传者: 2020-12-31 18:51:49上传 PDF文件 127KB 热度 9次
引言 用CPLD(复杂可编程逻辑器件)设计乃至仿真、验证、利用ISP(在系统可编程)对硬件调试都非常方便,所以开发周期很短,且I/O口随意设定,故用CPLD设计专用芯片是大势所趋。VB是一种面向对象的高级语言,应用这的通信控件编写上位机的通信程序十分方便,过程简单。本文针对CPLD和PC通信的特点,各编写了上位机和下位机的程序,进行相对高速的串行通信。 1 上位机和下位机通信特点简介 根据串行通信的协议,发送串行数据一般是:1个起始位、n个数据位,1个或多个停止位。这样,发送起始位以后表明传输开始。传送与接收的双方设定好同样的传输位数,直到n个数据位送完以后,送停止位。上位
下载地址
用户评论