1. 首页
  2. 数据库
  3. 其它
  4. 时钟芯片的低功耗设计

时钟芯片的低功耗设计

上传者: 2020-12-23 03:28:21上传 PDF文件 79.83KB 热度 27次
摘要:在时钟芯片设计的各个层次上深入探讨了影响时钟芯片功耗的主要因素,确定了电路功耗主要来源与振荡电路和分频电路。在电路实现过程中,通过采用不同工作电压和对主要功耗电路的结构和参数进行优化设计等多种手段来控制功耗。通过1.2μm工艺流片验证,在工作电压为5V时,芯片工作电流为0.17μA,实现了低功耗时钟芯片的设计。 关键词:时钟芯片 功耗 CMOS工艺时钟芯片广泛地应用于各种需要记录特定时间的设备中。对于便携式设备,时钟芯片的功耗对维持整个系统的正常时间记录是非常重要的。芯片具有较低的功耗,可以满足更长的工作时间要求。在嵌入式系统中,时钟芯片是工作频率较高的电路,降低其功耗,对于整个
下载地址
用户评论