1. 首页
  2. 人工智能
  3. 计算广告
  4. 单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真

单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真

上传者: 2020-12-17 16:53:59上传 PDF文件 192.51KB 热度 11次
摘要:本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证 关键词:CPLD/FPGA Verilog HDL FIR 仿真 引言:数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能
用户评论