1. 首页
  2. 移动开发
  3. iOS
  4. 嵌入式系统/ARM技术中的基于FPGA的总线型LVDS通信系统设计

嵌入式系统/ARM技术中的基于FPGA的总线型LVDS通信系统设计

上传者: 2020-12-13 04:23:32上传 PDF文件 203.79KB 热度 16次
摘要:总线型低压差分信号(BLVDS)是一种性能优良的物理层接口标准。本文介绍一种基于总线型LVDS的通信系统方案,以及利用FPGA芯片实现系统核心模块的设计方法。该方案可广泛使用在高速通信领域,具有较高的应用价值。 关键词:BLVDS FPGA 串化 解串 高速通信 低压差分信号LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定义的用于高速数据传输的物理层接口标准。它具有超高速(1.4Gb/s)、低功耗及低电磁辐射的特性,是在铜介质上实现千兆位级高速通信的优先方案;可用于服务器、可堆垒集线器、无线基站、AT
下载地址
用户评论