工业电子中的基于Nios II的过程控制实验装置的研究
1. 功能描述 1.1 整体设计思路 利用SOPC强大的IP核和容易配置的优势简化设计流程。充分发挥NiosII强大的并行处理能力。该系统主要涉及多个下位机与FPGA的通信问题。通过SOPC设计技术可以很容易的构造多个UART接口,降低系统的设计成本。在Quartus中可以用VHDL/Verilog语言写入总线复用模块,解决SRAM、SDRAM、FLASH之间存在的总线冲突问题。 显示和操作部分的硬件主要在Altera的CycloneIIEPSC35板上由SOPC Builder配置实现。传感检测和信号处理部分则通过系统扩展来实现。特别是放大和A/D转换部分,必须由专门的模块来处理。 1.
用户评论