1. 首页
  2. 移动开发
  3. webOS
  4. 嵌入式系统/ARM技术中的基于CPLD的通用PCI扩展总线桥设计

嵌入式系统/ARM技术中的基于CPLD的通用PCI扩展总线桥设计

上传者: 2020-12-12 06:29:03上传 PDF文件 97.39KB 热度 18次
基于CPLD的通用PCI扩展总线桥设计 西安电子科技大学电子工程学院 汪安东 引言 随着微处理机性能的迅速提高以及多媒体技术和高速网络的不断发展,人们对微机系统的I/O带宽提出了越来越高的要求,计算机的标准总线也从ISA、EISA和MC逐渐过渡到PCI总线。由于PCI总线具有诸多优点,如支持64位数据传送,多总线主控和线性突发方式(Burst)和高达132Mb/s数据传输率,使得人们更倾向于用PCI总线的处理芯片来构造系统机、工作站、外围设备及板卡。于是,一些旧的I/O设备和存储器由于不支持PCI总线而面临着被淘汰的地步,为了实现连接PCI总线和这些I/O设备、存储器的连接,可以设计一个
用户评论