1. 首页
  2. 考试认证
  3. Linux/Unix认证
  4. 单片机与DSP中的TMS320C6000系列DSP维特比译码程序优化设计

单片机与DSP中的TMS320C6000系列DSP维特比译码程序优化设计

上传者: 2020-12-12 01:04:38上传 PDF文件 172.47KB 热度 15次
卷积码因为其编码器简单、编码增益高以及具有很强的纠正随机错误的能力,在通信系统中得到了广泛的应用。基于最大似然准则的维特比算法(VA)是在加性高斯白噪声(AWGN)信道下性能最佳的卷积码译码算法,也是常用的一种算法。 一般来说,实现软判决维特比译码可以有三种方案供选择:专用集成电路(ASIC)芯片、可编程逻辑阵列(FPGA)芯片以及数字信号处理器(DSP)芯片。参考文献[3]对这三种方案的优劣做了详细的比较。使用DSP芯片实现译码是最为灵活的一种方案,但速度也是最慢的,因为整个译码过程都是由软件来实现的。 在近年来兴起的软件无线电技术中,要求采用可编程能力强的的器件(DSP、CPU等)代替
用户评论