1. 首页
  2. 移动开发
  3. 其他
  4. 通信与网络中的基于FPGA技术的数字相关器的设计与实现

通信与网络中的基于FPGA技术的数字相关器的设计与实现

上传者: 2020-12-07 06:34:06上传 PDF文件 96.64KB 热度 12次
1 引 言 同步在通信系统中占有非常重要的地位,同步系统性能的高低在很大程度上决定了通信系统的质量,甚至通信的成败。相关器是同步系统的关键部件之一,因此,要求相关器须有比其它部件更高的可靠性。实际应用中,相关器可用软件实现也可用硬件电路实现,后者更适合于高速数据通信中的相关检测。本文在总结一般数字相关器设计的基础上,设计实现了一种高性能的数字相关器。 数字相关器的一般原理如图1所示。 图1 数字相关器的一般原理 相关器以数倍接收数据bit速率对所输入的接收数据取样,每个取样bit移入数据输入寄存器,然后逐bit地与存贮在基
下载地址
用户评论