1. 首页
  2. 数据库
  3. SQLite
  4. EDA/PLD中的探究最佳的结构化ASIC设计方法

EDA/PLD中的探究最佳的结构化ASIC设计方法

上传者: 2020-12-07 00:11:26上传 PDF文件 100.77KB 热度 16次
由于与深亚微米标准单元ASIC相关的非重复性工程费用(NRE)越来越大,设计周期又很长,因此利用结构化ASIC进行定制IC设计的吸引力正变得越来越大。结构化ASIC能以极具竞争力的单位成本提供优秀的硅片性能,并且NRE费用极低。结 构化ASIC的多样性意味着它即可以用作系统主芯片,也可以用作高性价比的小型辅助芯片。 许多物理设计问题在结构化ASIC的片设计中已经得到解决,因此后端版图设计的时间可以大大缩短,从而导致更快的验证确认和原型提供。不过ASIC片具有预定义的结构,因此设计师必须合理安排芯片资源才能获得理想的性能。 FPGA是ASIC的另外一个替代品,它们
用户评论