1. 首页
  2. 移动开发
  3. 其他
  4. 嵌入式系统/ARM技术中的32位嵌入式CPU中系统控制协处理器的设计与实现

嵌入式系统/ARM技术中的32位嵌入式CPU中系统控制协处理器的设计与实现

上传者: 2020-12-06 22:46:03上传 PDF文件 122.03KB 热度 9次
IPS体系结构中的系统控制协处理器简称CP0,它提供指令正常执行所需的环境,进行异常/中断处理、高速缓存填充、虚实地址转换、操作模式转换等操作。单从硬件的角度而言,系统控制协处理器对指令集的作用就相当于操作系统对应用程序的作用一样。 异常处理 CPU运行过程中常常需要中断正常执行的指令流程,跳转去执行某段特殊的指令段,接着再恢复原来的指令序列。MIPS体系结构中称这样的过程为异常(Exception)。所有的异常都采用统一的机制处理。 对于异常情况,需要采取以下3方面的措施: 1) 异常检测:CPU需要及时检测出哪个部件发生了什么异常;一般而言,异常检测由各个模块进行
用户评论