1. 首页
  2. 信息化
  3. 企业管理
  4. 基于的Verilog HDLDDS设计与仿真

基于的Verilog HDLDDS设计与仿真

上传者: 2020-11-24 02:05:35上传 PDF文件 208.73KB 热度 8次
详细 阐~-t'l用 QuartusII实现 DDS(直接数 字频 率合成 器)模块 的方法和 步骤 。首 先分析 DDS的设计原 理 ,并 对其进行 系统建模,利用Verilog HDL实现设计并在开发环境下进行功能仿真,选用现场可编程器件 FPGA作为目标器件, 得到可以重构的 IP核,其可以很方便地实现复杂的调频、调相和调幅功能。利用该方法实现的 DDS模块具有更广泛的实际 意义和更良好 的实用性 。
用户评论