1. 首页
  2. 课程学习
  3. 3G/移动开发
  4. 嵌入式系统/ARM技术中的PIE模块级中断

嵌入式系统/ARM技术中的PIE模块级中断

上传者: 2020-11-17 23:22:00上传 PDF文件 88.23KB 热度 16次
PIE模块复用8个外设中断引脚向CPU申请中断,这些中断被分成12组,每组有一个中断信号向CPU申请中断。例如,PIE第l组复用CPU的中断1(NT1),PIE第12组复用CPU的中断12(INT12)。其余的中断直接连接到CPU中断上且不复用。 对于复用中断,在PIE模块内每组中断有相应的中断标志位(PIEIFRx.y)和使能位(PIEIERx.y)。除此之外,每组PIE中断(INT1~INT12)有一个响应标志位(PIEACK)。图给出了PIEIFR和PIEIER不同设置时的PIE硬件的操作。 图 典型的PIEICPU响应流程图 一旦PIE控制器有中断产生,相应的中断
下载地址
用户评论