EDA/PLD中的可编程逻辑器件中逻辑的实现方法
一个二进制函数的输出,可以用其输人函数的最小项之和来实现。因此,任一函数的输出就可以用图1所 示的积或两级逻辑电路来实现。这种方法同样适用于多输出的情况,而每个输出是由其自己的积项和来形 成,如图2所示为多输出积或两级逻辑电路。 图1 积或两级逻辑电路 图2 多输出积或两级逻辑电路 在图2中,每个积项分别由一个与门来实现,但同一个积项又可为多个输出项共享。囚此,对一个具有 多输人和多输出的逻辑电路,可用一个与阵列和一个或阵列来实现,如图3所示。输人变量I1,...,In作 为与阵列的输人,而与阵列的输出则为掘个积项F1,......,Fm。每一条输出线代表一个积项,故将这些输 出线称为积项线
用户评论