单片机与DSP中的设计一个并联谐振陷波器 上传者:baidu_32033 2020-11-17 20:46:33上传 PDF文件 103.67KB 热度 12次 要求 设计一个并联调谐电路,其3dB带宽是500 Hz,中心频率为7500Hz。信号源阻抗为零,负载阻抗是1kΩ。求在2500 Hz处相对衰减至少为30dB所需要的最小电感Q值。 电路结果如图1所示。 图1衰减和QL/Qbr的关系 图2 例6.4中的并联陷波器 2在fo处衰减30dB时,所要求的比值QL/Qbr可由图2或式(6.22)决定,近似为30。所以,电感Q值应当超过30倍的Qbr即450,其中Qb=fo/BW3dB。 通常希望带阻网络工作在相等的信号源阻抗和负载终端之间,而不是像图1那样的电压源。如果给定信号源和负载阻抗都等于R,那 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论 baidu_32033 资源:495 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com