1. 首页
  2. 数据库
  3. 其它
  4. 单片机与DSP中的设计一个并联谐振陷波器

单片机与DSP中的设计一个并联谐振陷波器

上传者: 2020-11-17 20:46:33上传 PDF文件 103.67KB 热度 12次
要求 设计一个并联调谐电路,其3dB带宽是500 Hz,中心频率为7500Hz。信号源阻抗为零,负载阻抗是1kΩ。求在2500 Hz处相对衰减至少为30dB所需要的最小电感Q值。 电路结果如图1所示。 图1衰减和QL/Qbr的关系 图2 例6.4中的并联陷波器 2在fo处衰减30dB时,所要求的比值QL/Qbr可由图2或式(6.22)决定,近似为30。所以,电感Q值应当超过30倍的Qbr即450,其中Qb=fo/BW3dB。 通常希望带阻网络工作在相等的信号源阻抗和负载终端之间,而不是像图1那样的电压源。如果给定信号源和负载阻抗都等于R,那
下载地址
用户评论