PCB技术中的高速PCB走线的3 W原则 上传者:zqsalin 2020-11-17 14:48:57上传 PDF文件 41.91KB 热度 23次 PCB走线之问会产生串扰现象,这种串扰不仅仅会在时钟和其周围信号之间产生,也会发生在其他关键信号上,如数据、地址、控制和输入/输出信号线等,都会受到串扰和耦合影响。为了解决这些信号的串扰问题,布线应遵循3-W原则。 3-W原则就是让所有的信号走线的间隔距离满足:走线边沿之间的距离应该大于或等于2倍的走线宽度,即两条走线中心之间的距离应该大于或等于走线宽度的3倍。对于靠近PCB边缘的走线,PCB边缘到走线边缘的距离应该大于3倍的走线宽度。如果走线之间有过孔,那么走线间距应大于或等于走线宽度的3倍,如图所示。 图 走线的3-W原则 欢迎转载,信息来源维库电子市场网( 下载地址 用户评论 更多下载 下载地址 立即下载 收藏 腾讯 微博 用户评论 发表评论 zqsalin 资源:440 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com