EDA/PLD中的系统的有关仿真/SIPO的仿真 上传者:℡小丑的笑而卑微 2020-11-17 02:00:02上传 PDF文件 89.01KB 热度 37次 (1)激励源:同步时钟及外部输入像素的灰度信息。 (2)期望结果:把串行数据转换为并行数据,而且输出的并行数据必须保持到第三个串行数据输入的时刻以前。 (3)仿真结果及分析:SIPO的仿真结果如图1 所示。由图中可以看出,如我们将串行数据每三个划分为一段,QA、QB、QC恰好是这一段的并行输出,符合设计期望。 图1 SIPO的仿真结果 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论