1. 首页
  2. 移动开发
  3. 其他
  4. 嵌入式系统/ARM技术中的基于NiosII的嵌入式高速逻辑分析仪

嵌入式系统/ARM技术中的基于NiosII的嵌入式高速逻辑分析仪

上传者: 2020-11-12 11:51:12上传 PDF文件 191.94KB 热度 16次
摘要:文章介绍了如何在 Cyclone芯片中嵌入和定制 NiosII软处理器,嵌入触发模块、数字锁相环和数据缓存模块,从而设计高速逻辑分析仪。分析仪能够采集速率高达 50MBs的 8路逻辑信号,并用 LCD显示波形。也能够与 PC机实时通信和数据传输,用 PC机完成对所测逻辑信号的存储、处理和显示。 1 引言 由于数字信号只有高电平和低电平两种情况,因此,用单片机 (MCU)就可直接实现多路数字信号进行采集和逻辑分析。但由于单片机的时钟频率较低,完成一次采样的时间受程序执行指令速度的限制,采样速率通常不超过 1MHz。因此,用单片机只能实现对低速率数字信号进行逻辑分析。FPGA的工作
用户评论