1. 首页
  2. 云计算
  3. Docker
  4. 嵌入式系统/ARM技术中的利用Allegro实现嵌入式系统高速电路布线设计

嵌入式系统/ARM技术中的利用Allegro实现嵌入式系统高速电路布线设计

上传者: 2020-11-12 08:06:54上传 PDF文件 162.15KB 热度 19次
1 引言 随着嵌入式微处理器主频的不断提高,信号的传输处理速度越来越快,当系统时钟频率达到100MHZ以上,传统的电路设计方法和软件已无法满足高速电路设计的要求。在高速电路设计中,走线的等长、关键信号的阻抗控制、差分走线的设置等越来越重要。笔者所在的武汉华中科技大学与武汉中科院岩土力学所智能仪器室合作.以ARM9微处理器EP9315为核心的嵌入式系统完成工程检测仪的开发。其中在该嵌入式系统硬件电路设计中的SDRAM和IDE等长走线、关键信号的阻抗控制和差分走线是本文的重点,同时以cirrus logic公司的网络物理层接13芯片cs8952为例详细介绍了网络部分的硬件电路设计,为同类高速
用户评论