1. 首页
  2. 安全技术
  3. 网络安全
  4. 嵌入式系统/ARM技术中的Cache结构的低功耗可重构技术研究

嵌入式系统/ARM技术中的Cache结构的低功耗可重构技术研究

上传者: 2020-11-10 18:32:30上传 PDF文件 151.27KB 热度 17次
引 言 随着集成电路的工作速度和芯片集成度不断提高,芯片的功耗问题变得越来越突出,高性能低功耗设计已经成为当前集成电路领域的一个重要课题。在以微处理器为核心部件的VLS1系统中,Cache是系统取得高数据传输率的关键部件。在现代CPU中,Cache的功耗约占处理器总功耗的30%~60%,有效降低这部分的功耗,对芯片的低功耗设计有着重大的意义。 1 Cache低功耗相关研究 Cache平均访问功耗是Cache性能表现的一个重要因素。Cache平均访问功耗由Cache命中时的访问功耗、失效时的访问功耗和失效率三者决定。失效时的访问功耗又包括两部分:一部分是Cache失效时Cach
下载地址
用户评论