1. 首页
  2. 行业
  3. 外包
  4. 嵌入式系统/ARM技术中的基于ARM和FPGA的微加速度计数据采集系统设计

嵌入式系统/ARM技术中的基于ARM和FPGA的微加速度计数据采集系统设计

上传者: 2020-11-09 01:06:41上传 PDF文件 247.92KB 热度 13次
摘要:基于常用的MEMS惯性器件微型加速度计,介绍一种采用ARM和FPGA架构来采集加速度数值的设计方案,微加速度计的模拟输出信号经A/D芯片转换后由FPGA进行处理和缓存,然后ARM接收FPGA的输出数据并对数据进行显示和存储.对如何用FPGA实现该数据采集系统的传输控制和数据缓存,以及FPGA与A/D转换芯片和ARM的接口设计给出了说明,实现了加速度数值的采集、传输、显示和存储,该方法配置灵活、通用性强,可以较好地移植到相关器件的数据采集系统中。 0 引言 加速度计是一种应用十分广泛的惯性传感器,它可以用来测量运动系统的加速度。目前的加速度计大多采用微机电技术(MEMS)进行设
下载地址
用户评论