1. 首页
  2. 行业
  3. 电子政务
  4. EDA/PLD中的FPGA设计开发中应用仿真技术解决故障的方法

EDA/PLD中的FPGA设计开发中应用仿真技术解决故障的方法

上传者: 2020-11-09 00:58:10上传 PDF文件 178.19KB 热度 13次
本文针对FPGA实际开发过程中,出现故障后定位困难、反复修改代码编译时间过长、上板后故障解决无法确认的问题,提出了一种采用仿真的方法来定位、解决故障并验证故障解决方案。可以大大的节约开发时间,提高开发效率。 FPGA近年来在越来越多的领域中应用,很多大通信系统(如通信基站等)都用其做核心数据的处理。但是过长的编译时间,在研发过程中使得解决故障的环节非常令人头痛。本文介绍的就是一种用仿真方法解决故障从而减少研发过程中的编译次数,最终达到准确定位故障、缩短解决故障时间的目的。文例所用到的软件开发平台为Altera公司的Quartus II,仿真工具为ModelSim。 问题的提出
用户评论