1. 首页
  2. 云计算
  3. kubernetes
  4. EDA/PLD中的FPGA的功耗概念与低功耗设计研究

EDA/PLD中的FPGA的功耗概念与低功耗设计研究

上传者: 2020-11-09 00:54:55上传 PDF文件 125.94KB 热度 22次
摘要: 随着半导体工艺的飞速发展和芯片工作频率的提高,芯片的功耗迅速增加,而功耗增加又导致芯片发热量的增大和可靠性的下降。因此,功耗已经成为深亚微米集成电路设计中的一个重要考虑因素。本文围绕FPGA功率损耗的组成和产生原理,从静态功耗、动态功耗两大方面出发,分析了影响FPGA功率耗散的各种因素,并通过Actel产品中一款低功耗的FPGA进一步进行说明。最后提出了在FPGA低功耗设计中的一些问题。 引言 芯片对功耗的苛刻要求源于产品对功耗的要求。集成电路的迅速发展以及人们对消费类电子产品——特别是便携式(移动)电子产品——的需求日新月异,使得设计者对电池供电的系统已不能只考虑优化速度
用户评论