1. 首页
  2. 区块链
  3. 比特币
  4. EDA/PLD中的DVB S射频调制的FPGA实现

EDA/PLD中的DVB S射频调制的FPGA实现

上传者: 2020-11-06 19:59:39上传 PDF文件 266KB 热度 12次
摘 要: 一种采用AD9789与FPGA相结合,在FPGA上实现全数字QPSK射频调制的方案。介绍了AD9789的接口设计及配置流程,并给出了设计实例。 DVB-S标准只是规定了信道编码及调制方式,没有提供具体的射频调制方案,DVB-S标准要求载波的频率范围为950 MHz-2150 MHz,由于受到FPGA内部资源运算速度的限制,一般只能实现中频调制[1]。传统的射频调制是在中频调制后加模拟上变频,如中频调制之后采用AD8346[2]进行射频调制,但这样就增加了设计的复杂度及成本。本文采用ADI公司最新推出的AD9789与FPGA相结合的方法实现了全数字DVB-S标准射频调制。
下载地址
用户评论