1. 首页
  2. 信息化
  3. 项目管理
  4. EDA/PLD中的高速突发模式误码测试仪的FPGA实现方案

EDA/PLD中的高速突发模式误码测试仪的FPGA实现方案

上传者: 2020-11-06 19:46:42上传 PDF文件 235KB 热度 21次
摘要:突发模式误码测试仪与一般连续误码测试仪不同,其接收端在误码比对前要实现在十几位内,对具有相位跳变特点的信号进行时钟提取和数据恢复,并且在误码比对时须滤除前导码和定界符,仅对有效数据进行误码统计。本文提出一种基于FPGA实现的高速突发模式误码测试仪设计方案,并介绍该方案的总体设计过程,以及FPGA中主要功能逻辑模块的工作原理和控制系统的设计。该测试仪应用于1.25 GHz GPON系统突发式光接收模块的误码测试中,具有较好的性能和实际意义。 引言 无源光网络PON以其独特的优势在网络中已经规模化地应用。由于GPON系统在现有PON系统中带宽利用率最高,系统成本最低,且具有全业务
用户评论