1. 首页
  2. 编程语言
  3. Javascript
  4. 嵌入式系统/ARM技术中的嵌入式DSP访问片外SDRAM的低功耗设计研究

嵌入式系统/ARM技术中的嵌入式DSP访问片外SDRAM的低功耗设计研究

上传者: 2020-11-06 19:44:20上传 PDF文件 183.82KB 热度 8次
DSP有限的片内存储器容量往往使得设计人员感到捉襟见肘,特别是在数字图像处理、语音处理等应用场合,需要有高速大容量存储空间的强力支持。因此,需要外接存储器来扩展DSP的存储空间。 在基于DSP的嵌入式应用中,存储器系统逐渐成为功耗的主要来源。例如Micron公司的MT48LC2Mx32B2-5芯片,在读写时功耗最大可以到达924 mW,而大部分DSP的内核功耗远远小于这个数值。如TI的TMS320C55x系列的内核功耗仅仅为0.05 mW/MIPS。所以说,优化存储系统的功耗是嵌入式DSP极其重要的设计目标。本文主要以访问外部SDRAM为例来说明降低外部存储系统功耗的设计方法。 1
下载地址
用户评论